Tugas Pendahuluan 1 (m4)





1. Kondisi
[Kembali]

Percobaan 1 kondisi 8

Buatlah rangkaian seperti gambar percobaan 1 dengan output led biasa dan seven segment common anoda dalam satu rangkaian

2. Rangkaian Simulasi [Kembali]
 sebelim di run








setelah di run





3. Video [Kembali]









4. Prinsip Kerja [Kembali]

pada percobaan 1 kondisi 8 diatas menggunakan 7 switch spdt yang terhubung dengan power dan ground. selanjutnya menggunakan 4 buah jk flipflop, kemudian ada LED yang terhubng dengan output Q jk flipflop. selanjutnya juga terhubung dengan ic 74LS47 dan seven segmen anoda.

pada jk flipflo kaki R dan S terhubung dengan inputan aktif high atau berlogika satu sehinggan outputnya sinkron atau tetap dan tidak mempengaruhi output dari jk flip flop. selanjutnya kaki J dan K telah digabung atau disatukan sehingga terbentuk d flip flop. untuk kaki k nya terhubung dengan gerbang not sehingga menjadi aktif low. selanjutnya kaki clock terhubung dengan output dari gerbang andhingga clocknya akan aktif high secara bersamaan mempengaruhi kendali keluaran dari masing-masing J-K flip flop.

Pada rangkaian ini merupakan rangkaian SISO yang berarti memiiki 1 input masukan dari J-K flip flop pertama dan 1 input keluaran dari J-K flip flop terakhir  dimana angka akan bergeser dari bit pertama keluaran hingga bit ke-8 keluaran setiap inputan logika baru yang diinputkan pada inputan IC J-K flip flop pertama, berarti pada rangkaian terjadi perwakilan dari penggeseran masukan suatu biner ke kiri atau ke kanan dimana pergeseran ini akan mewakili MSB dan LSB dari  binner keluaran. Terjadinya pergeseran input masukan logika pada rangkaian ini juga berarti bahwa proses terjadinya register geser ini dapat menyimpan memori sementara pada saat pergeseran masukan menuju keluaran bit ke-4 dari dearah lingkup keluaran 4 bit.

saat input D flip flop diberi masukan logika 1 atau 0, lalu input clock secara serempak aktif high, sehingga diperoleh output Q pada J-K flip flop pertama, lalu pada output J-K flip flop berikutnya dengan input clock aktif high secara serempak dan juga dipengaruhi input J-K flip flop sebelumnya akan membacanya sehingga dengan delay sesuai kondisi input clock (delay pada fall time) sehingga output akan bergeser menyimpan memori sementara dari masukan bit pertama hingga terakhir  dimana bit ke-4 merupakan hasil akhir dari keluaran pergeseran input yang menandakan bahwa pergeseran input terjadi sesuai prinsip kerja dari SISO yaitu 1 masukan yang bergeser menuju 1 keluaran.

LED dirangkai pada masing-masing keluaran bit menandakan sebagai indikator dari pergeseran output bit keluaran seperti kinerja probe, lalu dirangkai ke seven segmen anoga sebagai penampilan angka desimal dari output tersebut.



5. Link Download [Kembali]
Link simulasi rangkaian klik disini
link video klik disini
link hmtl klik disini
Link datasheet  74LS47 klik disini
link datasheet switch klik disini
link datasheet seven segmen anoda klik disini
link data sheet gerbang and klik disini
link data sheet led klik disini
link datasheet resistor klik disini
linkdatasheetjkflipflop 74111 klik disini











Entri yang Diunggulkan

  BAHAN PRESENTASI UNTUK MATAKULIAH  ELEKTRONIKA B OLEH: Dini Meilinda 2010951022 Dosen Pengampu: Dr. Ir. Darwison Referensi:           Darw...