setelah di run
4. Prinsip Kerja [Kembali]
di rangkkaian diatas terdapat 6 spdt dimana 4 diantaranya terhubung ke ic 74LS90 dan dua lagi terhubung ke ic 7493. semua spdt tersebut terhubung ke power dan ground. CKA dan CKB terhubung ke sinyal clock. Ouput pada rangkaian di atas mengeluarkan logika 4 bit yang terhubung dengan seven segmen.
kondisi-kondisi yang diberikan pada rangkaian adalah:
A) Ketika input kaki R0(1) dan R0(2) diberi logika 1 dan input kaki R9(1) dan R9(2) di don't care atau kita beri logika 0 0 0 0 , maka output counter 74LS90 akan berlogika 0yang artinya rangkaian tersebut mereset,
B) pada Counter 7493, ketika kaki R0(1) dan R0(2) diberi logika 1, maka ouput counter 7493 akan berlogika 0 0 0 0, sehingga pada seven segment anoda yang terhubung dengan ecoder 74LS47 akan tampil angka 0
C)Ketika input kaki R0(1) dan R0(2) di beri logika 0 dan input kaki R9(1) dan R9(2) diberi logika 1, maka counter 74LS90 akan berlogika 1 1 1 1 dan menset, sehingga pada seven segment anoda yang terhubung dengan decoder 74LS47 akan tampil angka 9.
d)Ketika input kaki R0(1) dan R0(2) salah satunya berlogika 0 dan satunya lagi diber 1, dan juga input kaki R9(1) dan R9(2) salah satunya berlogika 0 dan satunya lagi berlogika 1, maka akan dalam keadaan counter up asyncronous dan output counter 74LS90 akan menghitung desimal dari 0-9 namun secara tidak berurutan,untuk membuatnya berurutan maka input dari ckb nya dihubungkan ke q0 agar hasil inputan di seven segmennya menghasilkan niali yang berurutan. hal ini dapat terjadi karena sesuai dengan prinsip tadi dimana inputan dari flipflop selanjutnya menunggu output dari flipflop sebelumnya.
e) Pada Counter 7493, ketika input kaki R0(1) dan R0(2) salah satunya berlogika 0 dan satunya lagi berlogika diberi logika 1, maka akan dalam keadaan counter up asyncronous dan ouput counter 7493 akan menghitung dari 0-15 yakni dari secara tidak berurutan, sehingga output yang keluar dari counter 7493 dan pada seven segment anoda yang terhubung dengan decoder 74LS47 akan tampil angka/karakter secara tidak berurutan.untuk membuatnya berurutan maka input dari ckb nya dihubungkan ke q0 agar hasil inputan di seven segmennya menghasilkan niali yang berurutan. hal ini dapat terjadi karena sesuai dengan prinsip tadi dimana inputan dari flipflop selanjutnya menunggu output dari flipflop sebelumnya.
Link simulasi rangkaian klik disini